容错计算机及其控制方法
发明专利申请公布后的视为撤回
摘要
一种容错计算机具有双工系统,每一个双工系统都包括:CPU子系统,用于控制对CPU和存储单元的访问;以及IO子系统,用于控制从外部电路输入到IO子系统以及从IO子系统输出到外部电路的数据。分配有传输时间的数据从IO子系统中的一个传输到另一个IO子系统,并且由另一个IO子系统异步地接收。另一个IO子系统记录数据的接收时间,并且使用分配给数据的传输时间来计算理想接收时间。另一个IO子系统中相对于一个IO子系统的时钟偏移是根据计算的理想接收时间和记录的接收时间来计算的。之后,基于计算的时钟偏移来改变另一个IO子系统中的计数器,并且使用改变的计数器来接收数据。
基本信息
专利标题 :
容错计算机及其控制方法
专利标题(英):
暂无
公开(公告)号 :
CN1794194A
申请号 :
CN200510022908.3
公开(公告)日 :
2006-06-28
申请日 :
2005-12-21
授权号 :
暂无
授权日 :
暂无
发明人 :
新野龙太
申请人 :
日本电气株式会社
申请人地址 :
日本东京
代理机构 :
中原信达知识产权代理有限责任公司
代理人 :
穆德骏
优先权 :
CN200510022908.3
主分类号 :
G06F11/16
IPC分类号 :
G06F11/16 G06F13/38
相关图片
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F11/00
错误检测;错误校正;监控
G06F11/07
响应错误的产生,例如,容错
G06F11/16
用硬件中的冗余作数据的错误检测或校正
法律状态
2008-09-17 :
发明专利申请公布后的视为撤回
2006-08-23 :
实质审查的生效
2006-06-28 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
1、
CN1794194A.PDF
PDF下载