异步时钟域转换时地址调整的系统及其方法
发明专利申请公布后的驳回
摘要
本发明涉及芯片间的接口技术,公开了一种异步时钟域转换时地址调整的系统及其方法,使得在异步时钟域转换出现读写地址冲突时可以很快完成地址调整,避免出现一次地址冲突导致多次地址调整的情况。本发明中,在出现异步时钟域转换读写地址冲突时,同时调整读或写地址和该地址对应的一些延时单元中的对应格雷码的存储值。
基本信息
专利标题 :
异步时钟域转换时地址调整的系统及其方法
专利标题(英):
暂无
公开(公告)号 :
CN1858853A
申请号 :
CN200510110895.5
公开(公告)日 :
2006-11-08
申请日 :
2005-11-29
授权号 :
暂无
授权日 :
暂无
发明人 :
孙飞燕胡建凯
申请人 :
上海华为技术有限公司
申请人地址 :
200121上海市浦东新区宁桥路615号
代理机构 :
上海明成云知识产权代理有限公司
代理人 :
竺云
优先权 :
CN200510110895.5
主分类号 :
G11C7/10
IPC分类号 :
G11C7/10 H03L7/00
相关图片
IPC结构图谱
G
G部——物理
G11
信息存储
G11C
静态存储器
G11C7/10
输入/输出数据接口装置,例如:I/O数据控制电路、I/O数据缓冲器
法律状态
2009-08-12 :
发明专利申请公布后的驳回
2007-01-03 :
实质审查的生效
2006-11-08 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
1、
CN1858853A.PDF
PDF下载