混数进制、进位行数字工程方法的混数算盘
发明专利申请公布后的驳回
摘要
本发明涉及数字工程方法和算盘领域,提出又一种新的数字工程方法,显著提高运算速度,而且大大降低笔算的出错率。本发明采用“混数进制、进位行方法”:将参与加减运算的K个普通Q进制数转换成K或2K个混数进制数。然后对K或2K个数进行混数进制求和。从最低位开始或各位同时“按位加”,和数记入下一运算层;同时所得“混数进位”,则存放到下一运算层或本运算层尚未运算过的,任一数据行相邻高位的空位或0位处。经过如此反复运算,直至运算层中,运算后仅获得一个数为止。则最后所得数,即为所求混数进制加法和数。本发明同时提供了混数算盘。
基本信息
专利标题 :
混数进制、进位行数字工程方法的混数算盘
专利标题(英):
暂无
公开(公告)号 :
CN1801027A
申请号 :
CN200510113953.X
公开(公告)日 :
2006-07-12
申请日 :
2005-10-17
授权号 :
暂无
授权日 :
暂无
发明人 :
李志中徐菊园
申请人 :
李志中
申请人地址 :
321200浙江省武义县东升东路南七巷11号
代理机构 :
代理人 :
优先权 :
CN200510113953.X
主分类号 :
G06C1/00
IPC分类号 :
G06C1/00 G06F7/49 G06F15/76
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06C
一切计算均用机械方式实现的数字计算机
G06C1/00
计算器具,其中计算的构件至少构成显示结果的部件,并且是直接用手操纵的,例如算盘、袖珍加法器
法律状态
2009-10-21 :
发明专利申请公布后的驳回
2006-09-06 :
实质审查的生效
2006-07-12 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载