放大器电路及用于校正差分时钟信号的占空因数的方法
发明专利申请公布后的视为撤回
摘要

本发明涉及一种放大器电路和一种通过差分放大器(1)将差分时钟信号(CLt、CLc)的占空因数校正到理想值(50%)的方法,该差分放大器具有MOS晶体管对(T1、T2)。根据所述的方法,待校正的时钟信号(CLt、CLc)施加给MOS晶体管对(T1、T2)的各自的栅极端子,差分模拟占空因数校正信号(DCt、DCc)通过由差分放大器(1)的每个MOS晶体管(T1、T2)在其源极/漏极端子上发送的真时钟信号和互补时钟信号(ACLt、ACLc)的分别的积分而产生,并且这样产生的差分占空因数校正信号(DCt、DCc)分别施加给MOS晶体管对(T1、T2)的相互电隔离的衬底端子(S1、S2),从而在相反方向上影响晶体管对的MOS晶体管(T1、T2)的开启电压和衬底电压。

基本信息
专利标题 :
放大器电路及用于校正差分时钟信号的占空因数的方法
专利标题(英):
暂无
公开(公告)号 :
CN101103529A
申请号 :
CN200580046607.2
公开(公告)日 :
2008-01-09
申请日 :
2005-11-02
授权号 :
暂无
授权日 :
暂无
发明人 :
帕特里克·海涅
申请人 :
奇梦达股份公司
申请人地址 :
德国慕尼黑
代理机构 :
北京康信知识产权代理有限责任公司
代理人 :
章社杲
优先权 :
CN200580046607.2
主分类号 :
H03K5/00
IPC分类号 :
H03K5/00  
法律状态
2011-01-19 :
发明专利申请公布后的视为撤回
号牌文件类型代码 : 1603
号牌文件序号 : 101062888568
IPC(主分类) : H03K 5/00
专利申请号 : 2005800466072
公开日 : 20080109
2008-02-27 :
实质审查的生效
2008-01-09 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332