在弱有序处理系统中执行强有序请求以最小化存储器屏障
授权
摘要
本发明涉及一种弱有序处理系统及用于在弱有序处理系统中强制执行强有序存储器存取请求的方法。所述处理系统包括多个存储器装置及多个处理器。总线互连经配置以使所述处理器介接到所述存储器装置。所述总线互连进一步经配置以通过如下方式对从始发处理器到目标存储器装置的强有序存储器存取请求强制执行排序约束:除那些所述总线互连可证实不具有来自所述始发处理器的未执行的存储器存取请求的存储器装置以外,向所述始发处理器可存取的所述其它存储器装置的每一者发送存储器屏障。
基本信息
专利标题 :
在弱有序处理系统中执行强有序请求以最小化存储器屏障
专利标题(英):
暂无
公开(公告)号 :
CN101194240A
申请号 :
CN200680017021.8
公开(公告)日 :
2008-06-04
申请日 :
2006-03-23
授权号 :
暂无
授权日 :
暂无
发明人 :
理查德·杰拉尔德·霍夫曼詹姆斯·诺里斯·迪芬德尔费尔托马斯·萨托里乌斯托马斯·菲利普·施派尔贾亚·普拉喀什·苏布拉马尼亚姆·贾纳桑
申请人 :
高通股份有限公司
申请人地址 :
美国加利福尼亚州
代理机构 :
北京律盟知识产权代理有限责任公司
代理人 :
刘国伟
优先权 :
CN200680017021.8
主分类号 :
G06F13/16
IPC分类号 :
G06F13/16 G06F9/38
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F13/00
信息或其他信号在存储器、输入/输出设备或者中央处理机之间的互连或传送
G06F13/14
对互连或传送请求的处理
G06F13/16
关于访问存储器总线的
法律状态
2010-04-14 :
授权
2008-07-30 :
实质审查的生效
2008-06-04 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载