一种高效数字/模拟转换电路
专利权的终止
摘要
本实用新型公开了一种高效数字/模拟转换电路。包括ARM9处理器,CPLD可编程逻辑电路信号引出线连接至高精度数字/模拟转换电路。本实用新型结合了CPLD编程技术和数字/模拟转换器,提供了一种适用于对要求实现高效数据D/A处理的数字电路。在数字/模拟转换器的基础上,通过CPLD软件的支持,该数字电路可以以24位的精度快速地处理数字信号。并可根据具体的应用场合设置不同的时钟。作为一种数字/模拟转换芯片与数据总线相接,可扩展性强。
基本信息
专利标题 :
一种高效数字/模拟转换电路
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN200720113049.3
公开(公告)日 :
暂无
申请日 :
2007-08-10
授权号 :
CN201113980Y
授权日 :
2008-09-10
发明人 :
贺惠农秦熠穆立江
申请人 :
杭州亿恒科技有限公司
申请人地址 :
310003浙江省杭州市上城区紫金巷26号402室
代理机构 :
杭州求是专利事务所有限公司
代理人 :
林怀禹
优先权 :
CN200720113049.3
主分类号 :
H03M1/66
IPC分类号 :
H03M1/66
相关图片
法律状态
2016-09-28 :
专利权的终止
未缴年费专利权终止号牌文件类型代码 : 1605
号牌文件序号 : 101680499992
IPC(主分类) : H03M 1/66
专利号 : ZL2007201130493
申请日 : 20070810
授权公告日 : 20080910
终止日期 : 20150810
号牌文件序号 : 101680499992
IPC(主分类) : H03M 1/66
专利号 : ZL2007201130493
申请日 : 20070810
授权公告日 : 20080910
终止日期 : 20150810
2008-09-10 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
1、
CN201113980Y.PDF
PDF下载