一种高性能浮点加法器的设计方法
实质审查的生效
摘要
本发明提供一种高性能浮点加法器的设计方法,采用双路设计,根据输入的加数与被加数的特点,分为near path和far path两种情况进行计算,其中,near path适用于两个浮点数进行有效减,并且阶码之差小于2的情况;far path则适用于非near path的情况,即两个浮点数进行有效加,或者其阶码之差不小于2,对于本方法的near path部分,包含以下步骤:S1,首先通过尾数比较器对两个尾数的大小进行比较;S2,然后根据大小关系确定尾数加法器的输入,直接计算fsub=fmax‑fmin;S3,之后通过前导零计数器直接根据尾数差fsub计算准确的前导零个数LZC(fsub);S4,根据前导零计数器的结果进行规格化逻辑。
基本信息
专利标题 :
一种高性能浮点加法器的设计方法
专利标题(英):
暂无
公开(公告)号 :
CN114371827A
申请号 :
CN202011101095.8
公开(公告)日 :
2022-04-19
申请日 :
2020-10-15
授权号 :
暂无
授权日 :
暂无
发明人 :
范毅
申请人 :
合肥君正科技有限公司
申请人地址 :
安徽省合肥市高新区望江西路800号合肥高新股份有限公司C-3研发楼9层
代理机构 :
北京嘉东律师事务所
代理人 :
田欣欣
优先权 :
CN202011101095.8
主分类号 :
G06F7/485
IPC分类号 :
G06F7/485
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F7/00
通过待处理的数据的指令或内容进行运算的数据处理的方法或装置
G06F7/38
只利用数制表示,例如利用二进制、三进制、十进制表示来完成计算的方法或装置
G06F7/48
应用非形成接触器件的,例如,电子管、固体器件;应用非特定的器件的
G06F7/483
用数制的非线性组合表示的数字计算,例如,有理数、对数系统、或浮点数
G06F7/485
进行加法的;进行减法的
法律状态
2022-05-06 :
实质审查的生效
IPC(主分类) : G06F 7/485
申请日 : 20201015
申请日 : 20201015
2022-04-19 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载