一种运算服务器的时钟拓扑结构
授权
摘要
本实用新型提供了一种运算服务器时钟拓扑结构,包括晶振与芯片阵列,所述芯片阵列由多个矩阵排布的计算芯片构成,所述计算芯片中具有缓冲器,所述缓冲器具有时钟输入端、第一时钟输出端与第二时钟输出端,所述晶振与位于芯片阵列的第一列中的第一个计算芯片的时钟输入端相连,第一列中的计算芯片的第一时钟输出端依次连接同列的下一个计算芯片的时钟输入端;每一行中的计算芯片的第二时钟输出端依次连接同行的下一个计算芯片的时钟输入端。采用这种时钟拓扑结构,能够大幅提升单颗晶振所支持的芯片数量,减少了晶振的使用数量,从而降低了制作成本。
基本信息
专利标题 :
一种运算服务器的时钟拓扑结构
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN202020242659.9
公开(公告)日 :
暂无
申请日 :
2020-03-03
授权号 :
CN211478988U
授权日 :
2020-09-11
发明人 :
康金荣周贝王大岁
申请人 :
上海聪链信息科技有限公司
申请人地址 :
上海市浦东新区南汇新城镇海洋一路333号1号楼、2号楼
代理机构 :
上海远同律师事务所
代理人 :
张坚
优先权 :
CN202020242659.9
主分类号 :
G06F1/04
IPC分类号 :
G06F1/04
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F1/00
不包括在G06F3/00至G06F13/00和G06F21/00各组的数据处理设备的零部件
G06F1/04
产生时钟信号的或分配时钟信号的,或者直接从这个设备中得出信号的
法律状态
2020-09-11 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载