禁止高速缓存的写操作
实质审查的生效
摘要
一种数据处理系统包括耦合到系统互连的多个处理单元,该系统互连包括广播地址互连和数据互连。处理单元包括执行存储器访问指令的处理器核以及耦合到处理器核的高速缓存,高速缓存被配置成存储用于由处理器核访问的数据。所述处理单元被配置为在所述地址互连上广播针对耦合到所述系统互连的目的地装置的禁止高速缓存的写入请求和写入数据。在各个实施例中,可以在地址互连上的相同或不同请求中传送初始禁止高速缓存的请求和写入数据。
基本信息
专利标题 :
禁止高速缓存的写操作
专利标题(英):
暂无
公开(公告)号 :
CN114430819A
申请号 :
CN202080066473.5
公开(公告)日 :
2022-05-03
申请日 :
2020-08-20
授权号 :
暂无
授权日 :
暂无
发明人 :
D.威廉姆斯G.格思里H.申
申请人 :
国际商业机器公司
申请人地址 :
美国纽约阿芒克
代理机构 :
北京市柳沈律师事务所
代理人 :
陈金林
优先权 :
CN202080066473.5
主分类号 :
G06F3/06
IPC分类号 :
G06F3/06 G06F12/0806
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F3/048
基于图形用户界面的交互技术
G06F3/06
来自记录载体的数字输入,或者到记录载体上去的数字输出
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : G06F 3/06
申请日 : 20200820
申请日 : 20200820
2022-05-03 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载