用于监测集成电路中的数据和时序信号的设备和方法
实质审查的生效
摘要
本公开的实施例涉及用于监测集成电路中的数据和时序信号的设备和方法。集成电路包括包含触发器的数据传播路径。触发器包括第一锁存器和第二锁存器。集成电路包括用作虚拟锁存器的第三锁存器。第三锁存器的输入被耦合到第一锁存器的输出。集成电路包括故障检测器,故障检测器被耦合到触发器的输出和第三锁存器的输出。第三锁存器包括信号传播延迟,信号传播延迟被选择为使得在触发器的第二锁存器未能在给定时钟周期内捕获数据之前,第三锁存器将在给定时钟周期内未能捕获数据。故障检测器检测第三锁存器何时未能捕获数据。
基本信息
专利标题 :
用于监测集成电路中的数据和时序信号的设备和方法
专利标题(英):
暂无
公开(公告)号 :
CN114430268A
申请号 :
CN202111260570.0
公开(公告)日 :
2022-05-03
申请日 :
2021-10-28
授权号 :
暂无
授权日 :
暂无
发明人 :
R·戈尔A·K·米什拉R·加格
申请人 :
意法半导体国际有限公司
申请人地址 :
瑞士日内瓦
代理机构 :
北京市金杜律师事务所
代理人 :
董莘
优先权 :
CN202111260570.0
主分类号 :
H03K19/003
IPC分类号 :
H03K19/003 G01R31/28
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : H03K 19/003
申请日 : 20211028
申请日 : 20211028
2022-05-03 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载