双模指令集架构下的阵列处理器可避免load_use冒险停...
公开
摘要

本发明属于可重构计算技术领域,尤其是双模指令集架构下的阵列处理器可避免load_use冒险停顿,针对现有的传统指令集架构面对load‑use冒险时,必须通过暂停流水线的方法来解决的问题,现提出如下方案,其包括阵列处理器本体,阵列处理器本体包括全局控制器、处理元阵列、指令存储器、数据存储器,所述指令存储器与全局控制器连接,全局控制器与处理元阵列连接,所述处理元阵列与数据存储器连接,本发明在对其流水线冒险进行处理时,没有采用传统的分支延迟槽设计,且针对任何存在的冒险都不会产生流水线停顿或对流水线进行冲刷,这极大的简化了硬件电路的设计,节约了面积资源,降低了阵列处理器的功耗,提高了阵列处理器的性能。

基本信息
专利标题 :
双模指令集架构下的阵列处理器可避免load_use冒险停顿
专利标题(英):
暂无
公开(公告)号 :
CN114296804A
申请号 :
CN202111565628.2
公开(公告)日 :
2022-04-08
申请日 :
2021-12-20
授权号 :
暂无
授权日 :
暂无
发明人 :
刘有耀韩思懿王禹舜李隆一张奇龙王昊驰
申请人 :
西安邮电大学
申请人地址 :
陕西省西安市长安区西长安街618号
代理机构 :
武汉菲翔知识产权代理有限公司
代理人 :
刘谷红
优先权 :
CN202111565628.2
主分类号 :
G06F9/38
IPC分类号 :
G06F9/38  
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F9/00
程序控制装置,例如,控制单元
G06F9/06
应用存入的程序的,即应用处理设备的内部存储来接收程序并保持程序的
G06F9/30
与执行机器指令相关的设计,例如指令译码
G06F9/38
并行执行指令的,例如,流水线、超前锁定
法律状态
2022-04-08 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332