用于超大规模设计的阶层制约及采用该制约的设计方法
实质审查的生效
摘要
本发明公开了一种用于超大规模设计的阶层制约及采用该制约的设计方法,接收分阶层的原始布局数据,扁平化设计后,抽出寄生文件,采用该寄生文件,进行一次静态时序分析,得到所有时序路径的属性,并计算得到各阶层段的最大允许延迟值。本发明具有的优点是在采用阶层设计的超大规模数字版图设计中,通过使用布局后的数据,有效结合实际布局信息,对跨阶层的时序路径进行延迟约束,形成阶层制约,使得阶层设计的自动布局布线的时序结果和静态时序分析的结果不会出现较大偏差,从而降低时序修复难度以及有效避免重大返工,极大的缩短了设计周期。
基本信息
专利标题 :
用于超大规模设计的阶层制约及采用该制约的设计方法
专利标题(英):
暂无
公开(公告)号 :
CN114444430A
申请号 :
CN202210066670.8
公开(公告)日 :
2022-05-06
申请日 :
2022-01-20
授权号 :
暂无
授权日 :
暂无
发明人 :
不公告发明人
申请人 :
四川创安微电子有限公司
申请人地址 :
四川省成都市中国(四川)自由贸易试验区成都高新区天府大道中段1388号12栋11层6号
代理机构 :
成都易创经云知识产权代理有限公司
代理人 :
徐海林
优先权 :
CN202210066670.8
主分类号 :
G06F30/394
IPC分类号 :
G06F30/394 G06F30/392 G06F30/3315
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F30/394
布线
法律状态
2022-05-24 :
实质审查的生效
IPC(主分类) : G06F 30/394
申请日 : 20220120
申请日 : 20220120
2022-05-06 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载