基于FPGA实现的APF系统电压有效值保护模块及方法
实质审查的生效
摘要
本发明涉及一种基于FPGA实现的APF系统电压有效值保护模块及方法,包括输入数据单元、平方累加模块、乘法器、寄存器和保护比较模块;输入数据单元用于输入三相电压中每相电压瞬时值、以及用于输入预电压有效值保护上下限;平方累加模块用于每相电压瞬时值计算得到平方累加电压有效值;乘法器用于得到乘法器电压有效值和电压有效值保护上下限;寄存器存储乘法器计算出的电压有效值保护上下限;保护比较模块将电压有效值保护上下限与每相的乘法器电压有效值比较。本发明通过复用乘法器对电压有效值和保护上下限值进行分时计算能够准确的均衡计算准确性、提高比较精度,并且控制稳定的计算量,提高系统的计算和保护效果。
基本信息
专利标题 :
基于FPGA实现的APF系统电压有效值保护模块及方法
专利标题(英):
暂无
公开(公告)号 :
CN114498665A
申请号 :
CN202210067626.9
公开(公告)日 :
2022-05-13
申请日 :
2022-01-20
授权号 :
暂无
授权日 :
暂无
发明人 :
张继征周东柳陈子栋
申请人 :
昆山帝森华途工业物联网科技有限公司
申请人地址 :
江苏省苏州市昆山市周市镇金茂路888号
代理机构 :
北京卓爱普专利代理事务所(特殊普通合伙)
代理人 :
王玉松
优先权 :
CN202210067626.9
主分类号 :
H02J3/18
IPC分类号 :
H02J3/18 H02H7/00
法律状态
2022-05-31 :
实质审查的生效
IPC(主分类) : H02J 3/18
申请日 : 20220120
申请日 : 20220120
2022-05-13 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载