有选择地寄存写操作周期的方法和装置
专利权的终止(专利权有效期届满)
摘要
本发明提出了兼容性的逻辑装置。以一地址译码器来对CPU本地母线上所认定的地址的标志部分进行译码,来确定所认定的地址是处于规定可作高速存取装置的地址范围之内还是之外。任一可作高速存取的装置都限定为32位宽,从而只允许对可作高速存取的装置进行寄存写操作。对非高速存取装置的写操作周期禁止作寄存操作。
基本信息
专利标题 :
有选择地寄存写操作周期的方法和装置
专利标题(英):
暂无
公开(公告)号 :
CN1040875A
申请号 :
CN89102629.0
公开(公告)日 :
1990-03-28
申请日 :
1989-04-25
授权号 :
CN1019153B
授权日 :
1992-11-18
发明人 :
罗尔弗·木瑞·贝根帕特里克·莫里斯·布兰德马克·爱德华·迪安
申请人 :
国际商业机器公司
申请人地址 :
美国纽约
代理机构 :
中国国际贸易促进委员会专利代理部
代理人 :
范本国
优先权 :
CN89102629.0
主分类号 :
G06F13/16
IPC分类号 :
G06F13/16
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F13/00
信息或其他信号在存储器、输入/输出设备或者中央处理机之间的互连或传送
G06F13/14
对互连或传送请求的处理
G06F13/16
关于访问存储器总线的
法律状态
2009-11-11 :
专利权的终止(专利权有效期届满)
2002-04-24 :
其他有关事项
1993-08-18 :
授权
1992-11-18 :
审定
1990-03-28 :
公开
1989-12-27 :
实质审查请求
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载