存储模块布线
发明专利申请公布后的驳回
摘要
一种存储模块电路板,包括适合于耦合第一多个存储器件(624)的第一表面、多条信号线(626)、以及耦合到信号线的命令和地址总线(636、642)。从信号线对命令和地址总线进行布线,并且其适合于以不需要所述命令和地址总线在耦合到第一多个存储器件中的至少一个存储器件之前转向超过大约九十度的方式耦合到第一多个存储器件中的所述至少一个存储器件。
基本信息
专利标题 :
存储模块布线
专利标题(英):
暂无
公开(公告)号 :
CN101088311A
申请号 :
CN200580044313.6
公开(公告)日 :
2007-12-12
申请日 :
2005-12-21
授权号 :
暂无
授权日 :
暂无
发明人 :
J·施普里特斯马M·莱蒂格
申请人 :
英特尔公司
申请人地址 :
美国加利福尼亚
代理机构 :
永新专利商标代理有限公司
代理人 :
王英
优先权 :
CN200580044313.6
主分类号 :
H05K1/02
IPC分类号 :
H05K1/02 H05K1/18 H05K1/00
法律状态
2013-08-07 :
发明专利申请公布后的驳回
号牌文件类型代码 : 1602
号牌文件序号 : 101647829209
IPC(主分类) : H05K 1/02
专利申请号 : 2005800443136
申请公布日 : 20071212
号牌文件序号 : 101647829209
IPC(主分类) : H05K 1/02
专利申请号 : 2005800443136
申请公布日 : 20071212
2008-02-06 :
实质审查的生效
2007-12-12 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载