嵌入式电子设计自动化多功能创新性实验平台
专利权的终止
摘要
本实用新型是嵌入式电子设计自动化多功能创新性实验平台,其有FPGA核心板、实验箱主板,以及高速模拟信号采集与回放、高速大容量数字信号存储与回放和ARM最小系统三个功能扩展板,其中:FPGA的核心芯片为亚尔特拉公司的FPGA EP2C35F672;实验箱主板包括核心板区、开放实验区、数码显示区、液晶显示区、键盘区、时钟频率源区、模拟信源区、扬声器模块区、电源模块区、外设接口区、程序下载接口;FPGA核心板、功能扩展板和实验箱主板分别以堆栈方式进行连接,构成实验平台。本实用新型具有极好的抗震性,可以开展数字电路实验、基本EDA应用实验,DSPBuilder实验、SOPC实验等EDA相关课程实验。
基本信息
专利标题 :
嵌入式电子设计自动化多功能创新性实验平台
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN200620096811.7
公开(公告)日 :
暂无
申请日 :
2006-05-23
授权号 :
CN2891165Y
授权日 :
2007-04-18
发明人 :
陈曦刘克刚王高峰周维
申请人 :
武汉大学
申请人地址 :
430072湖北省武汉市武昌区珞珈山
代理机构 :
湖北武汉永嘉专利代理有限公司
代理人 :
王守仁
优先权 :
CN200620096811.7
主分类号 :
G09B25/00
IPC分类号 :
G09B25/00
IPC结构图谱
G
G部——物理
G09
教育;密码术;显示;广告;印鉴
G09B
教育或演示用具;用于教学或与盲人、聋人或哑人通信的用具;模型;天象仪;地球仪;地图;图表
G09B25/00
用于在G09B23/00组中不包括的用途的模型,例如演示用的原尺寸装置
法律状态
2010-09-01 :
专利权的终止
未缴年费专利权终止号牌文件类型代码 : 1605
号牌文件序号 : 101005260484
IPC(主分类) : G09B 25/00
专利号 : ZL2006200968117
申请日 : 20060523
授权公告日 : 20070418
号牌文件序号 : 101005260484
IPC(主分类) : G09B 25/00
专利号 : ZL2006200968117
申请日 : 20060523
授权公告日 : 20070418
2007-04-18 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载