用于内插延迟的电路和方法
专利权的终止
摘要

提供了一种用于内插延迟的电路(100)和方法。所述电路包括具有内插延迟(120)的延迟锁定环(110)。所述延迟锁定环包括差分反相器(241)、内插电路(220)和差分比较电路(230、250)。所述差分反相器被耦合成接收差分时钟信号(140),并被耦合成提供被反相的差分时钟信号。所述内插电路被耦合成接收所述时钟信号和所述被反相的时钟信号,并提供内插时钟信号,所述内插时钟信号相对于所述时钟信号具有第一延迟。所述差分比较电路被耦合成接收所述被反相的时钟信号,并被耦合成提供非内插时钟信号,所述非内插时钟信号相对于所述时钟信号具有第二延迟。所述第二延迟对应于所述差分反相器的完整延迟,并且所述第一延迟对应于所述完整延迟的预定分数部分。

基本信息
专利标题 :
用于内插延迟的电路和方法
专利标题(英):
暂无
公开(公告)号 :
CN101867367A
申请号 :
CN201010105985.6
公开(公告)日 :
2010-10-20
申请日 :
2005-09-27
授权号 :
暂无
授权日 :
暂无
发明人 :
加濑清
申请人 :
飞思卡尔半导体公司
申请人地址 :
美国得克萨斯
代理机构 :
中国国际贸易促进委员会专利商标事务所
代理人 :
屠长存
优先权 :
CN201010105985.6
主分类号 :
H03L7/06
IPC分类号 :
H03L7/06  
法律状态
2019-09-17 :
专利权的终止
未缴年费专利权终止IPC(主分类) : H03L 7/06
申请日 : 20050927
授权公告日 : 20120418
终止日期 : 20180927
2012-04-18 :
授权
2010-12-01 :
实质审查的生效
号牌文件类型代码 : 1604
号牌文件序号 : 101020715905
IPC(主分类) : H03L 7/06
专利申请号 : 2010101059856
申请日 : 20050927
2010-10-20 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332