时延数据库的创建方法、时延计算方法及设备
实质审查的生效
摘要
本发明实施例提供一种时延数据库的创建方法、时延计算方法及设备,FPGA芯片具有基于重复单元的阵列结构,重复单元包括逻辑重复单元和内部连线重复单元,逻辑重复单元包括第一逻辑重复单元和第二逻辑重复单元,时延数据库的创建方法包括创建路径表,创建路径表包括:确定路径,路径通过第一线段从第一逻辑重复单元的第一引脚、经过N个重复单元、然后通过第二线段连接到第二逻辑重复单元的第二引脚,其中,相邻的重复单元之间通过线段连接,N为大于或等于0的整数;获取路径中各线段分别对应的线段时延;将第一引脚、第二引脚和线段时延存储于路径表中。本发明实施例的技术方案可以提高时延评估的计算速度和准确性,并且具有良好的扩展性。
基本信息
专利标题 :
时延数据库的创建方法、时延计算方法及设备
专利标题(英):
暂无
公开(公告)号 :
CN114417753A
申请号 :
CN202011174201.5
公开(公告)日 :
2022-04-29
申请日 :
2020-10-28
授权号 :
暂无
授权日 :
暂无
发明人 :
王似飞杨琼华赖志平吴昌徐烈伟俞军
申请人 :
上海复旦微电子集团股份有限公司
申请人地址 :
上海市杨浦区国泰路127号复旦国家大学科技园4号楼
代理机构 :
北京集佳知识产权代理有限公司
代理人 :
陆磊
优先权 :
CN202011174201.5
主分类号 :
G06F30/327
IPC分类号 :
G06F30/327 G06F30/34 G06F30/331
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F30/327
逻辑综合;行为综合,例如映射逻辑,HDL到网表,高级语言到RTL或网表
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : G06F 30/327
申请日 : 20201028
申请日 : 20201028
2022-04-29 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载