一种基于储能的统一电能质量调节器的主电路拓扑
授权
摘要
本实用新型公开了一种基于储能的统一电能质量调节器主电路拓扑,包括电网,所述电网的三相导线分别通过电感L8、电感L9和电感L10连接三相全桥,所述三相全桥的直流母线连接电容C4,所述三相全桥的直流母线上侧连接变流器U1的端子1、变流器U2的端子1、变流器U3的端子1、变流器U4的端子1和变流器U5的端子1,所述三相全桥的直流母线下侧连接变流器U1的端子2、变流器U2的端子2、变流器U3的端子2、变流器U4的端子2和变流器U5的端子2,所述变流器U4的端子3和变流器U4的端子4分别通过电感L4和电感L5连接储能介质。该基于储能的统一电能质量调节器主电路拓扑,通过设备的整体结构、储能介质的充放电,满足了电网经济运行的需求。
基本信息
专利标题 :
一种基于储能的统一电能质量调节器的主电路拓扑
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN202020281188.2
公开(公告)日 :
暂无
申请日 :
2020-03-10
授权号 :
CN211351720U
授权日 :
2020-08-25
发明人 :
张桐硕韩立博尹靖元吴理心霍群海
申请人 :
天津中科华瑞电气技术开发有限公司
申请人地址 :
天津市东丽区华明高新区华丰路6号G3室
代理机构 :
代理人 :
优先权 :
CN202020281188.2
主分类号 :
H02J3/28
IPC分类号 :
H02J3/28
法律状态
2020-08-25 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载