运算电路、半导体装置及电子设备
公开
摘要
提供一种可以抑制信号延迟且并行进行积和运算的半导体装置。本发明是一种包括第一至第四寄存器、加法器、乘法器、选择器及第一存储部的半导体装置。第一寄存器的输出端子与第二寄存器的输入端子电连接,第二寄存器的输出端子与乘法器的第一输入端子电连接。乘法器的输出端子与加法器的第一输入端子电连接,加法器的输出端子与第三寄存器的输入端子电连接。第三寄存器的输出端子与选择器的第一输入端子电连接,选择器的输出端子与第四寄存器的输入端子电连接,第一存储部与乘法器的第二输入端子电连接。第一存储部具有读出对应于输入到第一存储部的上下文信号的第一数据而将其输入到乘法器的第二输入端子的功能。
基本信息
专利标题 :
运算电路、半导体装置及电子设备
专利标题(英):
暂无
公开(公告)号 :
CN114585997A
申请号 :
CN202080073315.2
公开(公告)日 :
2022-06-03
申请日 :
2020-10-15
授权号 :
暂无
授权日 :
暂无
发明人 :
上妻宗广黑川义元青木健金村卓郎
申请人 :
株式会社半导体能源研究所
申请人地址 :
日本神奈川县
代理机构 :
上海专利商标事务所有限公司
代理人 :
宋俊寅
优先权 :
CN202080073315.2
主分类号 :
G06F7/523
IPC分类号 :
G06F7/523 G06F7/501 G06F9/30 G06N3/04 G06N3/063 H01L27/088
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F7/00
通过待处理的数据的指令或内容进行运算的数据处理的方法或装置
G06F7/38
只利用数制表示,例如利用二进制、三进制、十进制表示来完成计算的方法或装置
G06F7/48
应用非形成接触器件的,例如,电子管、固体器件;应用非特定的器件的
G06F7/52
进行乘法的;进行除法的
G06F7/523
只进行乘法的
法律状态
2022-06-03 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载