多核机制的仿真方法、装置和电子设备
实质审查的生效
摘要
本申请提供一种多核机制的仿真方法、装置和电子设备,包括:在测试用例的运行过程中,识别是否存在可并行的多个目标测试序列;响应于存在可并行的多个目标测试序列,为每个目标测试序列配置匹配的目标仿真核;基于目标仿真核并列运行每个目标测试序列直至结束;继续运行测试用例中的下一个测试序列,直至测试用例运行结束。本申请中,基于多核机制实现测试序列的并列运行,缩短了测试用例的运行时间,提高了芯片验证的效率。
基本信息
专利标题 :
多核机制的仿真方法、装置和电子设备
专利标题(英):
暂无
公开(公告)号 :
CN114417563A
申请号 :
CN202111579706.4
公开(公告)日 :
2022-04-29
申请日 :
2021-12-22
授权号 :
暂无
授权日 :
暂无
发明人 :
索健王正
申请人 :
杭州爱芯元智科技有限公司
申请人地址 :
浙江省杭州市滨江区西兴街道月明路560号1幢1号楼第5层5013室
代理机构 :
北京清亦华知识产权代理事务所(普通合伙)
代理人 :
杜月
优先权 :
CN202111579706.4
主分类号 :
G06F30/20
IPC分类号 :
G06F30/20 G06F11/36
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F30/20
设计优化、验证或模拟
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : G06F 30/20
申请日 : 20211222
申请日 : 20211222
2022-04-29 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载