针对卷积神经网络最大池化层的池化器及池化加速电路
实质审查的生效
摘要

本发明涉及一种针对卷积神经网络最大池化层的池化器及池化加速电路,池化器包括第一选择器、第二选择器、比较器、常数寄存器和池化寄存器;比较器的第一输入端输入池化窗口中的特征数据,第二输入端接入第一选择器的输出数据,输出端连接到第二选择器;第一选择器的第一输入端连接常数寄存器,第二输入端连接外部的池化缓存从中读取数据,第三输入端连接池化寄存器输出端;第二选择器的第一输出端作为池化最终结果输出端,第二输出端连接外部的池化缓存向其写入数据,第三输出端连接池化寄存器的输入端。本发明以尽可能小的FPGA资源消耗量,实现常见CNN中最大池化层的高效计算,进而解决将CNN部署到嵌入式设备中遇到的实时性问题和功耗问题。

基本信息
专利标题 :
针对卷积神经网络最大池化层的池化器及池化加速电路
专利标题(英):
暂无
公开(公告)号 :
CN114265696A
申请号 :
CN202111632969.7
公开(公告)日 :
2022-04-01
申请日 :
2021-12-28
授权号 :
暂无
授权日 :
暂无
发明人 :
王晓峰周辉盖一帆赵雄波蒋彭龙李悦吴松龄费亚男李超然吴敏杨庆军
申请人 :
北京航天自动控制研究所
申请人地址 :
北京市海淀区永定路50号
代理机构 :
北京天达知识产权代理事务所(普通合伙)
代理人 :
李明里
优先权 :
CN202111632969.7
主分类号 :
G06F9/50
IPC分类号 :
G06F9/50  G06N3/04  G06N3/063  G06N3/08  
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F9/00
程序控制装置,例如,控制单元
G06F9/06
应用存入的程序的,即应用处理设备的内部存储来接收程序并保持程序的
G06F9/46
多道程序装置
G06F9/50
资源分配,例如,中央处理单元的
法律状态
2022-04-19 :
实质审查的生效
IPC(主分类) : G06F 9/50
申请日 : 20211228
2022-04-01 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332