一种基于RISC-V的视觉控制异构soc芯片架构
实质审查的生效
摘要
本发明揭示了一种基于RISC‑V的视觉控制异构soc芯片架构,包括一体集成且通过总线互联的核心处理器,数字信号处理单元,接口电路及复位时钟控制模块,其中核心处理器采用RISC‑V架构的4核CPU,具有模块化的组织形式及少于百条的指令,该数字信号处理单元设有至少一个64位的双核DSP,该接口电路按功能分为通信电路、下位机控制电路和存储控制电路,与外设相连并进行数据存储、外设控制。本发明该芯片架构,充分利用了CPU架构精巧、指令简洁的优势,并通过构建DSP阵列,提升了机器视觉算法上的灵活性,增加了处理速度;并且利用总线连接布局各模块并分级轮询,能提升通信时效性并避免总线被异常占用,同时通过CPU配置RCC优化模块运行,降低了soc芯片整体的功耗。
基本信息
专利标题 :
一种基于RISC-V的视觉控制异构soc芯片架构
专利标题(英):
暂无
公开(公告)号 :
CN114328370A
申请号 :
CN202111638019.5
公开(公告)日 :
2022-04-12
申请日 :
2021-12-30
授权号 :
暂无
授权日 :
暂无
发明人 :
徐枝蕃
申请人 :
苏州洪芯集成电路有限公司
申请人地址 :
江苏省苏州市中国(江苏)自由贸易试验区苏州片区苏州工业园区星湖街328号创意产业园7-701
代理机构 :
南京苏科专利代理有限责任公司
代理人 :
陈忠辉
优先权 :
CN202111638019.5
主分类号 :
G06F15/78
IPC分类号 :
G06F15/78
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F15/00
通用数字计算机;通用数据处理设备
G06F15/76
计算机程序存储的通用架构
G06F15/78
包括单个中央处理单元的
法律状态
2022-04-29 :
实质审查的生效
IPC(主分类) : G06F 15/78
申请日 : 20211230
申请日 : 20211230
2022-04-12 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载