基于FPGA人工智能加速器的数据存储和传输方法
实质审查的生效
摘要
本发明提供了一种基于FPGA人工智能加速器的数据存储和传输方法,本发明在人工智能领域中主要针对硬件设备功耗受限制的场景中性能提升问题进行深入研究,从人工智能加速器架构方面进行设计并优化。本发明基于FPGA人工智能加速器的数据存储和传输方法不但实现了高效地存储和传输数据,且对卷积神经网络进行加速,而且还有效提高吞吐量降低延迟,适用于对严格限制功耗和要求低延迟的应用场景,提高了智能硬件的计算效率。
基本信息
专利标题 :
基于FPGA人工智能加速器的数据存储和传输方法
专利标题(英):
暂无
公开(公告)号 :
CN114489496A
申请号 :
CN202210041910.9
公开(公告)日 :
2022-05-13
申请日 :
2022-01-14
授权号 :
暂无
授权日 :
暂无
发明人 :
王堃张泽旭陈思光张载龙
申请人 :
南京邮电大学
申请人地址 :
江苏省南京市鼓楼区新模范马路66号
代理机构 :
南京苏科专利代理有限责任公司
代理人 :
姚姣阳
优先权 :
CN202210041910.9
主分类号 :
G06F3/06
IPC分类号 :
G06F3/06 G06F13/28 G06N3/04 G06N3/063
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F3/048
基于图形用户界面的交互技术
G06F3/06
来自记录载体的数字输入,或者到记录载体上去的数字输出
法律状态
2022-05-31 :
实质审查的生效
IPC(主分类) : G06F 3/06
申请日 : 20220114
申请日 : 20220114
2022-05-13 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载