一种基于非易失存储器存内计算的线性编解码器及其方法
实质审查的生效
摘要
本发明公开了一种基于非易失存储器存内计算的线性编解码器及其方法,其中编解码器包括:存储阵列和计算模块;存储阵列与计算模块相连;方法包括:加载生成矩阵H1或奇偶校验矩阵H2,将需要编码的数据位d或码字r转换为二进制电压,按时间顺序对应施加到N条位线BL上,经过存储阵列后流入至计算模块内M个三端口非易失存储器中;其中码字r为编码后得到的码字;计算模块内的M个三端口非易失存储器中根据存储阵列产生的电流判断是否需要完成阻态的翻转。本发明有效降低了功耗开销,减小了延迟。
基本信息
专利标题 :
一种基于非易失存储器存内计算的线性编解码器及其方法
专利标题(英):
暂无
公开(公告)号 :
CN114464240A
申请号 :
CN202210087509.9
公开(公告)日 :
2022-05-10
申请日 :
2022-01-25
授权号 :
暂无
授权日 :
暂无
发明人 :
蒋林君张和康旺
申请人 :
北京航空航天大学
申请人地址 :
北京市海淀区学院路37号
代理机构 :
北京慕达星云知识产权代理事务所(特殊普通合伙)
代理人 :
符继超
优先权 :
CN202210087509.9
主分类号 :
G11C16/30
IPC分类号 :
G11C16/30 G11C16/10 G11C16/08 G11C16/24
IPC结构图谱
G
G部——物理
G11
信息存储
G11C
静态存储器
G11C16/00
可擦除可编程序只读存储器
G11C16/02
电可编程序的
G11C16/04
使用可变阀值晶体管的,例如,FAMOS
G11C16/30
供电电路
法律状态
2022-05-27 :
实质审查的生效
IPC(主分类) : G11C 16/30
申请日 : 20220125
申请日 : 20220125
2022-05-10 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载