一种基于FPGA的HDLC协议实现方法与系统
公开
摘要
本发明公开了一种基于FPGA的HDLC协议实现方法与系统,当FPGA检测到启动接收指令时,开始接收帧数据并对接收的帧数据进行串并行转换,输出接收状态标志信息,将串并转换完成后的帧数据写入接收双口RAM,处理器根据接收状态标志信息读取接收双口RAM中的数据;当FPGA检测到启动发送指令时,发送帧头信息,从发送双口RAM中读取帧数据,对发送的帧数据进行CRC校验,同时进行并串行转换,以串行方式发送帧数据和CRC校验值,最后发送帧尾信息,并输出发送状态标志信息给发送状态寄存器;该方法在FPGA上实现HDLC收发控制功能,功能上能够完全替代国产HDLC协议芯片,很大程度地减小了PCB尺寸,能够满足惯性测量系统单板电路小型化设计的需求,节约了硬件成本。
基本信息
专利标题 :
一种基于FPGA的HDLC协议实现方法与系统
专利标题(英):
暂无
公开(公告)号 :
CN114629966A
申请号 :
CN202210263760.6
公开(公告)日 :
2022-06-14
申请日 :
2022-03-15
授权号 :
暂无
授权日 :
暂无
发明人 :
丁坤谢劲励王群唐琼
申请人 :
湖南航天机电设备与特种材料研究所
申请人地址 :
湖南省长沙市枫林三路217号
代理机构 :
长沙正奇专利事务所有限责任公司
代理人 :
郭立中
优先权 :
CN202210263760.6
主分类号 :
H04L69/06
IPC分类号 :
H04L69/06 H04L1/00 H04B1/40
法律状态
2022-06-14 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载