用于控制存储器的方法、程序和设备
专利权的终止
摘要

使用被划分为N个区域的逻辑地址空间的CPU的逻辑地址被转换为由路线数量(W)确定的实际地址,并且多个存储元件在交错控制下被通过包括元件选择地址和存储元件地址的实际地址访问。包括存储元件的实际地址空间被划分为(N×Wmax)个区域,其中,N是在CPU逻辑地址空间中的区域的数量,Wmax是交错控制的路线的最大数量。对于所有路线数量通用的实际地址可用性表格被建立并被保存,该实际地址可用性表格中记录有可用性信息。当检测到存储元件的异常时,禁止使用信息被记录在实际地址可用性表中的包括异常位置的区域中。每次启动或者重新配置系统时,与通过交错控制的路线数量而确定的存储器配置相对应,通过使用实际地址可用性表格将逻辑地址空间划分为N个区域,以产生逻辑地址可用性表,其中,逻辑地址可用性表记录了可使用信息和禁止使用信息,从而确

基本信息
专利标题 :
用于控制存储器的方法、程序和设备
专利标题(英):
暂无
公开(公告)号 :
CN101292229A
申请号 :
CN200580051864.5
公开(公告)日 :
2008-10-22
申请日 :
2005-12-28
授权号 :
暂无
授权日 :
暂无
发明人 :
中田浩作
申请人 :
富士通株式会社
申请人地址 :
日本神奈川县
代理机构 :
北京东方亿思知识产权代理有限责任公司
代理人 :
宋鹤
优先权 :
CN200580051864.5
主分类号 :
G06F12/16
IPC分类号 :
G06F12/16  
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F12/00
安装在筛选装置之上的在存储器系统或体系结构内的存取、寻址或分配
G06F12/16
阻止存储物丢失的保护
法律状态
2017-02-22 :
专利权的终止
未缴年费专利权终止号牌文件类型代码 : 1605
号牌文件序号 : 101705177285
IPC(主分类) : G06F 12/16
专利号 : ZL2005800518645
申请日 : 20051228
授权公告日 : 20120530
终止日期 : 20151228
2012-05-30 :
授权
2008-12-17 :
实质审查的生效
2008-10-22 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332