存储器子系统及其锁存时钟产生方法
授权
摘要
一种存储器子系统及其锁存时钟产生方法。分别储存具有第一逻辑电平的数据与第二逻辑电平的数据至存储器的第一地址与第二地址;连续地发出读取指令,藉以重复撷取出存储器的第一地址与第二地址所存的数据,进而产生一读取数据信号;通过将内部时钟的频率予以降低的方式,产生一除频信号,除频信号的相位是根据延迟参数而调整,其是以改变延迟参数直到除频信号的至少一边缘与读取数据信号的任何边缘对齐;最后,根据延迟参数以及内部时钟而产生锁存时钟。本发明根据延迟参数以及内部时钟产生锁存时钟,从而保障了存储器信号的时序,有利于存储器的读写动作。
基本信息
专利标题 :
存储器子系统及其锁存时钟产生方法
专利标题(英):
暂无
公开(公告)号 :
CN1838310A
申请号 :
CN200610065308.X
公开(公告)日 :
2006-09-27
申请日 :
2006-03-17
授权号 :
暂无
授权日 :
暂无
发明人 :
曾瑞兴
申请人 :
联发科技股份有限公司
申请人地址 :
台湾省新竹科学工业园区
代理机构 :
北京三友知识产权代理有限公司
代理人 :
任默闻
优先权 :
CN200610065308.X
主分类号 :
G11C7/22
IPC分类号 :
G11C7/22
相关图片
IPC结构图谱
G
G部——物理
G11
信息存储
G11C
静态存储器
G11C7/10
输入/输出数据接口装置,例如:I/O数据控制电路、I/O数据缓冲器
G11C7/22
读写定时或计时电路;读写控制信号发生器或管理
法律状态
2010-09-29 :
授权
2006-11-22 :
实质审查的生效
2006-09-27 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
1、
CN1838310B.PDF
PDF下载
2、
CN1838310A.PDF
PDF下载