用于形成位线接触的隔离图案、制备方法和电子设备
公开
摘要
本发明涉及一种用于形成位线接触的隔离图案、制备方法和电子设备。其中,用于形成位线接触的隔离图案包括:半导体衬底;位于半导体衬底之上的多个隔离部;每个所述隔离部之间不相接;其中,每个隔离部的图案均为矩形,每个所述隔离部覆盖两个相邻的有源区的不同端或每个所述隔离部覆盖一个有源区的一端。矩形隔离部可以减小有源区两端的隔离区域尺寸,为位线接触孔的提供更大的空间,降低位线接触孔碰到相邻的有源区的几率,从而避免产生器件干扰。
基本信息
专利标题 :
用于形成位线接触的隔离图案、制备方法和电子设备
专利标题(英):
暂无
公开(公告)号 :
CN114628387A
申请号 :
CN202011440017.0
公开(公告)日 :
2022-06-14
申请日 :
2020-12-10
授权号 :
暂无
授权日 :
暂无
发明人 :
田范焕梁时元贺晓彬杨涛丁明正刘强
申请人 :
中国科学院微电子研究所;真芯(北京)半导体有限责任公司
申请人地址 :
北京市朝阳区北土城西路3号
代理机构 :
北京辰权知识产权代理有限公司
代理人 :
刘广达
优先权 :
CN202011440017.0
主分类号 :
H01L27/108
IPC分类号 :
H01L27/108 H01L21/8242
IPC结构图谱
H
H部——电学
H01
基本电气元件
H01L
半导体器件;其他类目中不包括的电固体器件
H01L27/00
由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27/02
包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27/04
其衬底为半导体的
H01L27/10
在重复结构中包括有多个独立组件的
H01L27/105
包含场效应组件的
H01L27/108
动态随机存取存储结构的
法律状态
2022-06-14 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载