一种优化元件数量实现总线精度的装置
授权
摘要
本实用新型公开了一种优化元件数量实现总线精度的装置,包括MCU和校准辅助板,所述MCU内置有RC振荡器和FSR寄存器,所述MCU通过CAN总线或I/O线来连接校准辅助板,所述校准辅助板用于给MCU反馈数据修改FSR寄存器,所述FSR寄存器用于校准RC振荡器精度。本实用新型从硬件上考虑,需要设置校准辅助板来进行和完成辅助校准,从而优化元件数量和实现总线精度,从而满足CAN通讯精度要求,又节省外部时钟源硬件成本。
基本信息
专利标题 :
一种优化元件数量实现总线精度的装置
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN202020854029.7
公开(公告)日 :
暂无
申请日 :
2020-05-20
授权号 :
CN214591322U
授权日 :
2021-11-02
发明人 :
王利云
申请人 :
王利云
申请人地址 :
福建省厦门市思明区槟榔东里47号602室
代理机构 :
代理人 :
优先权 :
CN202020854029.7
主分类号 :
H03B5/04
IPC分类号 :
H03B5/04 H04L12/40
法律状态
2021-11-02 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载