SoC混合验证方法
实质审查的生效
摘要
本发明提供SoC混合验证方法,包括:qemu模拟器,qemu模拟器基于内存模拟嵌入式SoC硬件平台给客户机提供运行环境,并提供qapi接口给虚拟设备来基于内存区模拟虚拟设备给客户机使用;仿真加速器,仿真加速器与qemu模拟器之间通过RPC协议实现通信连接,提供嵌入式软件的应用层程序和内核态驱动与硬件设计进行数据交互通道,用于接收qemu模拟器发送的数据并运行模拟验证RTL寄存器传输级设计;FPGA原型验证板,所述FPGA原型验证板与仿真加速器之间PCIE总线连接,用于运行RTL寄存器传输级设计;本专利实现硅前硬件和嵌入式软件协同混合验证,为嵌入式软件及RTL的早期开发提供更准确、更即时的模拟验证环境,有力推动SoC开发上市进度,且实现方便、可扩展性强、可移植性强。
基本信息
专利标题 :
SoC混合验证方法
专利标题(英):
暂无
公开(公告)号 :
CN114519316A
申请号 :
CN202111664316.7
公开(公告)日 :
2022-05-20
申请日 :
2021-12-30
授权号 :
暂无
授权日 :
暂无
发明人 :
刘海峰
申请人 :
无锡亚科鸿禹电子有限公司
申请人地址 :
江苏省无锡市锡山区安镇街道丹山路66号兖矿信达大厦A1208
代理机构 :
无锡嘉驰知识产权代理事务所(普通合伙)
代理人 :
贾传美
优先权 :
CN202111664316.7
主分类号 :
G06F30/331
IPC分类号 :
G06F30/331 G06F30/327
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F30/331
具有硬件加速功能,例如通过使用现场可编程门阵列或仿真
法律状态
2022-06-07 :
实质审查的生效
IPC(主分类) : G06F 30/331
申请日 : 20211230
申请日 : 20211230
2022-05-20 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载