一种基于FPGA的高速数据SATA接口新型验证模组及方法
公开
摘要
本发明涉及一种基于FPGA的高速数据SATA接口新型验证模组及方法,属于芯片验证中的FPGA原型验证领域。新型高速数据SATA接口的验证模组主要包括高速数据SATA接口控制模块、时钟转换模块、复位模块、K码检测模块以及PMA模块。所述高速数据SATA接口控制模块主要是加载和解析高速数据协议;时钟转换模块是将参考时钟进行分频、处理;复位模块主要是控制链路数据传输的稳定性;K码检测模块主要作用是分析8B/10B编码之后、解码之前的数据;PMA模块主要用于数据的串行化和解串。本发明解决了在SATA接口的FPGA板级验证过程中无法快速定位错误的问题,提出了一种“验证+检测”的新型验证方法,提高了芯片验证效率以及IP复用率。
基本信息
专利标题 :
一种基于FPGA的高速数据SATA接口新型验证模组及方法
专利标题(英):
暂无
公开(公告)号 :
CN114564432A
申请号 :
CN202210214689.2
公开(公告)日 :
2022-05-31
申请日 :
2022-03-04
授权号 :
暂无
授权日 :
暂无
发明人 :
王啸卿张竣昊刘波苏文虎
申请人 :
中电科申泰信息科技有限公司
申请人地址 :
江苏省无锡市滨湖区绣溪路50号2号楼6层
代理机构 :
无锡派尔特知识产权代理事务所(普通合伙)
代理人 :
杨立秋
优先权 :
CN202210214689.2
主分类号 :
G06F13/40
IPC分类号 :
G06F13/40
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F13/00
信息或其他信号在存储器、输入/输出设备或者中央处理机之间的互连或传送
G06F13/38
信息传送,例如,在总线上进行的
G06F13/40
总线结构
法律状态
2022-05-31 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载