支持9种工作模式的ARM寄存器堆结构设计实现方法
公开
摘要
本发明公开了支持9种工作模式的ARM寄存器堆结构设计实现方法,具体包括以下步骤:步骤一、构建通用寄存器堆:分配器将要写入的数据分配给指定模式下的寄存器,选择器输出指定模式下的寄存器的读数;步骤二、读访问;步骤三、写访问,本发明涉及寄存器技术领域。该支持9种工作模式的ARM寄存器堆结构设计实现方法,通过将通用寄存器堆设计成3个读端口和1个写端口,可以同时读出三个寄存器的值,写入一个寄存器,同时考虑到PC寄存器的特殊性,单独设计PC寄存器的读写逻辑控制,保证数据有效的写入到PC寄存器中,从而能够支持类似ARMv7这样的多工作模式切换和基于其上的中断优先级等更为高阶和复杂的系统级底层设计实验。
基本信息
专利标题 :
支持9种工作模式的ARM寄存器堆结构设计实现方法
专利标题(英):
暂无
公开(公告)号 :
CN114610389A
申请号 :
CN202210224320.X
公开(公告)日 :
2022-06-10
申请日 :
2022-03-09
授权号 :
暂无
授权日 :
暂无
发明人 :
章复嘉谢澄扬崔炳煜高顶冲陈安馨
申请人 :
章复嘉
申请人地址 :
浙江省杭州市经济开发区白杨街道2号大街1158号杭州电子科技大学计算机学院
代理机构 :
代理人 :
优先权 :
CN202210224320.X
主分类号 :
G06F9/30
IPC分类号 :
G06F9/30
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F9/00
程序控制装置,例如,控制单元
G06F9/06
应用存入的程序的,即应用处理设备的内部存储来接收程序并保持程序的
G06F9/30
与执行机器指令相关的设计,例如指令译码
法律状态
2022-06-10 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载