雷达成像中CS算法补偿因子实时生成的FPGA实现方法
公开
摘要

本发明属于雷达成像信号和FPGA技术领域,具体涉及一种雷达成像中CS算法补偿因子实时生成的FPGA实现方法。本发明主要是提出了基于FPGA实现的CS算法补偿因子实时生成模块,该模块由21级流水线结构组成,每一层流水结构主要利用Floating Point IP核和Cordic IP核对输入参数进行快速计算,实现CS算法补偿因子的实时生成,解决了在高速时钟下,传统DSP方案计算时间长,无法满足系统成像实时性要求的问题。

基本信息
专利标题 :
雷达成像中CS算法补偿因子实时生成的FPGA实现方法
专利标题(英):
暂无
公开(公告)号 :
CN114626006A
申请号 :
CN202210274459.5
公开(公告)日 :
2022-06-14
申请日 :
2022-03-21
授权号 :
暂无
授权日 :
暂无
发明人 :
闵锐李晋徐浩典曹雨欣余雷皮亦鸣杨晓波
申请人 :
电子科技大学
申请人地址 :
四川省成都市高新西区西源大道2006号
代理机构 :
成都点睛专利代理事务所(普通合伙)
代理人 :
孙一峰
优先权 :
CN202210274459.5
主分类号 :
G06F17/14
IPC分类号 :
G06F17/14  G06F17/16  G06F9/302  G06F9/30  G06F9/38  G01S13/90  G01S7/40  G01S7/41  
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F17/00
特别适用于特定功能的数字计算设备或数据处理设备或数据处理方法
G06F17/10
复杂数学运算的
G06F17/14
傅立叶、沃尔什或类似的域换算的
法律状态
2022-06-14 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332