同相移位制约竞争计数码电路
其他有关事项(避免重复授权放弃专利权)
摘要
本实用新型公开一种同相移位方式的制约竞争计数码电路,包含16位移位寄存器(A)、16位移位寄存器(B)、4位码输出寄存器(C)、初始化预置开关(D)、初始化预置开关(E),移位寄存器(A、B)的最高位和最低位首尾相接,移位寄存器(A、B)分别被初始化预置开关(D、E)预置为固定的特征序列,计数脉冲接16位寄存器的移位控制端口(CLK),移位寄存器(B、A)的第0位分别接4位码输出锁存器的低两位,移位寄存器(B、A)的第12位,分别接4位码输出锁存器的高两位。经过初始化预置后,输入脉冲,通过同相移位可以实现计数,并输出制约竞争计数码。
基本信息
专利标题 :
同相移位制约竞争计数码电路
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN200620075988.9
公开(公告)日 :
暂无
申请日 :
2006-07-28
授权号 :
CN200976580Y
授权日 :
2007-11-14
发明人 :
李冰
申请人 :
东南大学
申请人地址 :
214028江苏省无锡市新锡路8号
代理机构 :
南京经纬专利商标代理有限公司
代理人 :
陆志斌
优先权 :
CN200620075988.9
主分类号 :
H03M7/16
IPC分类号 :
H03M7/16 H03M7/14
法律状态
2009-06-24 :
其他有关事项(避免重复授权放弃专利权)
放弃生效日 : 2006728
2007-11-14 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载