一种RDMA性能测试系统、方法、装置及介质
实质审查的生效
摘要
本发明公开了一种RDMA性能测试系统、方法、装置及介质,包括FPGA,加速单元,RDMA处理单元,加速单元设置于FPGA中,用于在FPGA间需要进行数据交互时发起数据交互请求,RDMA处理单元设置于FPGA中,并与加速单元连接,用于在加速单元发起数据交互请求后实现FPGA间的数据交互,FPGA包括计时器,计时器与RDMA处理单元连接,用于FPGA间的进行数据交互时计时以确定RDMA性能。由此可见,本发明提供的技术方案,使用FPGA来实现RDMA功能,由于FPGA的处理节拍固定,进而使得内部数据读写延时固定,且FPGA的计时器精度高,进而提高了RDMA性能测试结果的稳定性及准确性。
基本信息
专利标题 :
一种RDMA性能测试系统、方法、装置及介质
专利标题(英):
暂无
公开(公告)号 :
CN114328153A
申请号 :
CN202111608186.5
公开(公告)日 :
2022-04-12
申请日 :
2021-12-23
授权号 :
暂无
授权日 :
暂无
发明人 :
王江为樊嘉恒阚宏伟王彦伟
申请人 :
浪潮电子信息产业股份有限公司
申请人地址 :
山东省济南市高新区浪潮路1036号
代理机构 :
北京集佳知识产权代理有限公司
代理人 :
刘珂
优先权 :
CN202111608186.5
主分类号 :
G06F11/34
IPC分类号 :
G06F11/34
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F11/00
错误检测;错误校正;监控
G06F11/30
监控
G06F11/34
计算机功效的记录或统计测定,例如,故障停机时间的、输入/输出操作的
法律状态
2022-04-29 :
实质审查的生效
IPC(主分类) : G06F 11/34
申请日 : 20211223
申请日 : 20211223
2022-04-12 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载