基于FPGA的互相关运算器、处理方法和信号处理系统
实质审查的生效
摘要
本发明涉及一种基于FPGA的互相关运算器、处理方法和信号处理系统,所述基于FPGA的互相关运算器包括:获取模块、降采样模块和快速傅立叶变换运算模块,本发明所述的互相关运算器能够替代传统的DSP芯片来实现互相关处理,解决现有国产相噪测试仪器、难以满足应用要求的问题,同时针对FPGA片内乘法器资源相对宝贵的特点,利用FFT变换的性质,对双通道AD采集数据做特殊处理,实现所需乘法器减半,以满足大规模数据计算的需求。
基本信息
专利标题 :
基于FPGA的互相关运算器、处理方法和信号处理系统
专利标题(英):
暂无
公开(公告)号 :
CN114415933A
申请号 :
CN202111644624.3
公开(公告)日 :
2022-04-29
申请日 :
2021-12-29
授权号 :
暂无
授权日 :
暂无
发明人 :
沈晓宇李宏宇刘宇轩
申请人 :
北京无线电计量测试研究所
申请人地址 :
北京市海淀区永定路50号12号楼
代理机构 :
中国航天科工集团公司专利中心
代理人 :
张国虹
优先权 :
CN202111644624.3
主分类号 :
G06F3/05
IPC分类号 :
G06F3/05 G06F17/14 H03H17/02 H03M1/12
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F3/048
基于图形用户界面的交互技术
G06F3/05
在规定的时间间隔上,利用模拟量取样的数字输入
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : G06F 3/05
申请日 : 20211229
申请日 : 20211229
2022-04-29 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载