一种基于新型处理器架构的随机指令生成环境
实质审查的生效
摘要
本发明涉及集成电路处理器设计验证技术领域,具体涉及一种基于新型处理器架构的随机指令生成环境,本发明提供的基于新型处理器架构的随机指令生成环境,利用UVM和SystemVerilog验证技术,主要包含对新型处理器架构所有指令进行编码的transaction模块,对指令生成过程中添加约束的sequence模块,定义执行顺序的test模块,实现内存单元读写的memory模块,实现自动化对比的模块,定义各种参数的parameter参数模块,执行仿真生成随机指令序列的sim仿真模块。本发明提供的基于新型处理器架构的随机指令生成环境,模块性强,复用性好,指令生成速度快,应用的功能场景广泛,可靠性高,能满足现代大规模处理器指令集验证的需求。
基本信息
专利标题 :
一种基于新型处理器架构的随机指令生成环境
专利标题(英):
暂无
公开(公告)号 :
CN114428642A
申请号 :
CN202210169665.X
公开(公告)日 :
2022-05-03
申请日 :
2022-02-23
授权号 :
暂无
授权日 :
暂无
发明人 :
殷庆会魏江杰匡正阳张锐张荣桂江华
申请人 :
中电科申泰信息科技有限公司
申请人地址 :
江苏省无锡市滨湖区绣溪路50号2号楼6层
代理机构 :
无锡派尔特知识产权代理事务所(普通合伙)
代理人 :
郑婷婷
优先权 :
CN202210169665.X
主分类号 :
G06F9/30
IPC分类号 :
G06F9/30
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F9/00
程序控制装置,例如,控制单元
G06F9/06
应用存入的程序的,即应用处理设备的内部存储来接收程序并保持程序的
G06F9/30
与执行机器指令相关的设计,例如指令译码
法律状态
2022-05-20 :
实质审查的生效
IPC(主分类) : G06F 9/30
申请日 : 20220223
申请日 : 20220223
2022-05-03 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载