基于微分负阻器件与CMOS电路的纳米流水线乘法器
发明专利申请公布后的视为撤回
摘要
本发明属于半导体技术领域,特别是数字集成电路方面,一种基于微分负阻(NDR)器件与互补金属氧化物半导体(CMOS)电路的纳米级流水线乘法器。所用的电路时钟采用多项交叠时钟的形式:四个时钟具有相同的周期且依次延迟四分之一个周期,纳米级流水线4×4阵列乘法器是以1-bit纳米级流水线全加器与半加器为基础的,在加法器的设计上,采用一个RTD管与一个NMOS管串联形成一个三端NDR器件单元,通过NMOS管栅极输入电平的高低来调节三端NDR器件单元的电流大小,整个三端NDR器件单元的电流最大值由RTD管的峰值电流决定,与栅压无关。
基本信息
专利标题 :
基于微分负阻器件与CMOS电路的纳米流水线乘法器
专利标题(英):
暂无
公开(公告)号 :
CN1983812A
申请号 :
CN200510126479.4
公开(公告)日 :
2007-06-20
申请日 :
2005-12-14
授权号 :
暂无
授权日 :
暂无
发明人 :
马龙王良臣杨富华
申请人 :
中国科学院半导体研究所
申请人地址 :
100083北京市海淀区清华东路甲35号
代理机构 :
中科专利商标代理有限责任公司
代理人 :
段成云
优先权 :
CN200510126479.4
主分类号 :
H03K19/08
IPC分类号 :
H03K19/08 H03K19/0948 G06F7/52
法律状态
2009-11-18 :
发明专利申请公布后的视为撤回
2007-08-15 :
实质审查的生效
2007-06-20 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载