并行交换开关设计方法
发明专利申请公布后的视为撤回
摘要
本发明公开了一种能够维持负载均衡、保证信元顺序、简单高效的并行交换开关设计方法。技术方案是并行交换开关由N个输入控制器、m个低速输入缓存Crossbar交换开关和N个输出控制器组成。每个输入控制器包含N个虚拟输出队列VOQ和一个负载分配器。VOQ是信元缓存器,保存输入信元;负载分配器维持负载均衡,确定每个时间槽向Crossbar交换开关发送的信元,它由信元分配请求产生器、Crossbar状态监视器、输入轮询指针产生器和信元分配仲裁逻辑组成。每个输出控制器包括mN个虚拟输入队列VIQ和一个信元整合器,VIQ是信元缓存器,到达输出控制器的信元首先在VIQ队列排队;信元整合器进行信元重组,且在不同流之间提供公平服务,它由信元重组请求产生器、输出轮询指针产生器和信元重组仲裁逻辑组成。
基本信息
专利标题 :
并行交换开关设计方法
专利标题(英):
暂无
公开(公告)号 :
CN1819523A
申请号 :
CN200610031239.0
公开(公告)日 :
2006-08-16
申请日 :
2006-02-20
授权号 :
暂无
授权日 :
暂无
发明人 :
胡晓峰苏金树孙志刚张晓明管建波
申请人 :
中国人民解放军国防科学技术大学
申请人地址 :
410073湖南省长沙市砚瓦池正街47号
代理机构 :
国防科技大学专利服务中心
代理人 :
郭敏
优先权 :
CN200610031239.0
主分类号 :
H04L12/04
IPC分类号 :
H04L12/04
法律状态
2008-07-09 :
发明专利申请公布后的视为撤回
2006-10-11 :
实质审查的生效
2006-08-16 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载