一种原型验证平台的电路结构
授权
摘要
本实用新型公开了一种原型验证平台的电路结构,包括FPGA电路、DSP电路、时钟电路、复位电路和电源电路;FPGA电路包括第一FPGA芯片、第二FPGA芯片和SRI0总线交换芯片,所述第一FPGA芯片分别通过第二FPGA芯片和SRI0总线交换芯片与所述DSP电路连接;所述时钟电路、复位电路和电源电路均分别与FPGA电路和DSP电路连接;本设计采用FPGA+DSP架构,选用两片FPGA芯片分别实现信号处理和接口控制功能,降低了芯片验证过程的复杂性;将DSP芯片通过专用的SRI0总线转换芯片与FPGA芯片进行通信连接,提高了芯片验证过程中数据传输的效率。
基本信息
专利标题 :
一种原型验证平台的电路结构
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN202021001903.9
公开(公告)日 :
暂无
申请日 :
2020-06-03
授权号 :
CN212112481U
授权日 :
2020-12-08
发明人 :
张文沛宋润平刘斌李青松
申请人 :
成都卓源网络科技有限公司
申请人地址 :
四川省成都市武侯区二环路南一段1号
代理机构 :
成都科奥专利事务所(普通合伙)
代理人 :
苏亚超
优先权 :
CN202021001903.9
主分类号 :
G06F30/34
IPC分类号 :
G06F30/34 G06F30/398
IPC结构图谱
G
G部——物理
G06
计算;推算或计数
G06F
电数字数据处理
G06F30/34
用于可重配置电路,例如,现场可编程门阵列或可编程逻辑器件
法律状态
2020-12-08 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载