用于提高多管脚CPLD在PCB板利用率的电路结构
授权
摘要
本实用新型公开了一种用于提高多管脚CPLD在PCB板利用率的电路结构,涉及集成电路技术领域,该电路结构采用小块的过渡PCB结构进行过渡,过渡PCB结构中的通孔相当于变相的在产品PCB结构中增加了盲孔,因此可以以较小的使用面积,可以充分利用CPLD芯片的每一个I/O口,提高CPLD芯片实际I/O口的使用数量,进而提高使用效率;而且CPLD芯片和过渡PCB结构可以作为一个部件先行加工,在实际加工中,可降低CPLD芯片焊接的难度,提高焊接的成品率,并且可单独对CPLD芯片性能的好坏进行测试判断,通过调节过渡PCB结构的厚度可以方便调节产品PCB结构对应结构件的尺寸。
基本信息
专利标题 :
用于提高多管脚CPLD在PCB板利用率的电路结构
专利标题(英):
暂无
公开(公告)号 :
暂无
申请号 :
CN201921108698.3
公开(公告)日 :
暂无
申请日 :
2019-07-15
授权号 :
CN210725501U
授权日 :
2020-06-09
发明人 :
魏铭志
申请人 :
无锡华测电子系统有限公司
申请人地址 :
江苏省无锡市蠡园开发区06-4D地块(滴翠路100号)2幢401室
代理机构 :
无锡华源专利商标事务所(普通合伙)
代理人 :
聂启新
优先权 :
CN201921108698.3
主分类号 :
H05K1/18
IPC分类号 :
H05K1/18
法律状态
2020-06-09 :
授权
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载