一种高线性度的自带前馈网络的逐次渐进量化器
公开
摘要
本发明提出了一种高线性度的自带前馈网络的逐次渐进量化器,将前馈、求和、量化整合为一个模块,应用于全前馈架构的delta‑sigma调制器。电路主要包括Bootstrap开关电容阵列,Chopper电路,比较器,内置时序模块,异步逻辑模块。Bootstrap开关电容阵列用于实现前馈系数比例求和,求和衰减系数和SAR参考衰减系数一致,无源完成求和功能,不需要模拟加法器;使用Bootstrap开关明显提升线性度。Chopper电路用来减小输入信号的flicker noise和比较器的offset。内置时序模块用来产生所需的内部非交叠时钟及合理的时序以有效的完成不同相位信号的采样及后续的量化。
基本信息
专利标题 :
一种高线性度的自带前馈网络的逐次渐进量化器
专利标题(英):
暂无
公开(公告)号 :
CN114531159A
申请号 :
CN202210029584.X
公开(公告)日 :
2022-05-24
申请日 :
2022-01-12
授权号 :
暂无
授权日 :
暂无
发明人 :
周雄张希婷
申请人 :
电子科技大学
申请人地址 :
四川省成都市高新区(西区)西源大道2006号
代理机构 :
代理人 :
优先权 :
CN202210029584.X
主分类号 :
H03M3/00
IPC分类号 :
H03M3/00
法律状态
2022-05-24 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载