一种基于不可信IP核的系统级芯片安全设计方法
授权
摘要
本发明涉及一种基于不可信IP核的系统级芯片安全设计方法,首先采用高阶合成技术完成RTL的安全设计;然后将芯片的RTL文件通过一系列的逻辑综合转换成门级网表;接着分析门级网表的逻辑结构,提取标准网表特征;将收集的门级电路的标准网表特征样本分为训练数据集与测试数据集,并采用训练数据集对梯度提升算法进行训练,得到基于梯度提升的硬件木马分类器;最后通过交叉验证法,将测试数据集输入到训练好的梯度提升木马分类器中,得到基于该模型的硬件木马预测结果。本发明从IP供应链源头设计一条自适应性强,复用性高,扩展性广,快速且智能的SoC安全设计架构。
基本信息
专利标题 :
一种基于不可信IP核的系统级芯片安全设计方法
专利标题(英):
暂无
公开(公告)号 :
CN109960879A
申请号 :
CN201910229349.5
公开(公告)日 :
2019-07-02
申请日 :
2019-03-25
授权号 :
CN109960879B
授权日 :
2022-05-10
发明人 :
董晨贺国荣郭文忠张凡陈荣忠陈景辉
申请人 :
福州大学
申请人地址 :
福建省福州市闽侯县上街镇福州大学城学院路2号福州大学新区
代理机构 :
福州元创专利商标代理有限公司
代理人 :
蔡学俊
优先权 :
CN201910229349.5
主分类号 :
G06F17/50
IPC分类号 :
G06F17/50 G06F21/76
法律状态
2022-05-10 :
授权
2019-07-26 :
实质审查的生效
IPC(主分类) : G06F 17/50
申请日 : 20190325
申请日 : 20190325
2019-07-02 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载