用于形成半导体器件的方法以及半导体器件
授权
摘要

本公开涉及用于形成半导体器件的方法以及半导体器件。一种方法包括:跨半导体区域上方形成第一和第二虚设栅极堆叠;形成ILD以将第一和第二虚设栅极堆叠嵌入其中;分别用第一和第二替换栅极堆叠替换第一和第二虚设栅极堆叠;执行第一刻蚀工艺以形成第一开口。移除第一替换栅极堆叠的一部分和第二替换栅极堆叠的一部分。该方法还包括:填充第一开口以形成电介质隔离区域;执行第二刻蚀工艺以形成第二开口,其中,ILD被刻蚀,并且电介质隔离区域暴露于第二开口;在第二开口中形成接触间隔件;并且在第二开口中填充接触插塞。接触插塞在接触间隔件的相对部分之间。

基本信息
专利标题 :
用于形成半导体器件的方法以及半导体器件
专利标题(英):
暂无
公开(公告)号 :
CN110634799A
申请号 :
CN201811354151.1
公开(公告)日 :
2019-12-31
申请日 :
2018-11-14
授权号 :
CN110634799B
授权日 :
2022-04-08
发明人 :
陈亭纲黄泰钧傅依婷温明璋古淑瑗杨复凯李资良卢永诚
申请人 :
台湾积体电路制造股份有限公司
申请人地址 :
中国台湾新竹市
代理机构 :
北京东方亿思知识产权代理有限责任公司
代理人 :
桑敏
优先权 :
CN201811354151.1
主分类号 :
H01L21/8234
IPC分类号 :
H01L21/8234  H01L27/088  
IPC结构图谱
H
H部——电学
H01
基本电气元件
H01L
半导体器件;其他类目中不包括的电固体器件
H01L21/00
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21/70
由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L21/77
在公共衬底中或上面形成的由许多固态元件或集成电路组成的器件的制造或处理
H01L21/78
把衬底连续地分成多个独立的器件
H01L21/82
制造器件,例如每一个由许多元件组成的集成电路
H01L21/822
衬底是采用硅工艺的半导体的
H01L21/8232
场效应工艺
H01L21/8234
MIS工艺
法律状态
2022-04-08 :
授权
2020-01-24 :
实质审查的生效
IPC(主分类) : H01L 21/8234
申请日 : 20181114
2019-12-31 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332