一种底部保护接地沟槽型碳化硅MOSFET及其制备方法
实质审查的生效
摘要

本发明提供了一种底部保护接地沟槽型碳化硅MOSFET及其制备方法,其包括:漏极(11),碳化硅衬底(10),碳化硅N外延(9);碳化硅N外延(9)内部上方左侧的Pwell区(5)、中侧的沟槽区(12)、右侧的Ppluswell区(6);绝缘介质隔离层(2)以及源极(1)。本发明包含Pwell,Ppluswell及PBottomPlus,Pwell和Ppluswell在注入缓冲层的作用下可以使Ppluswell保留了较浓且深的掺杂,兼顾Vth调整及耐击穿的调整;选择性同时刻蚀Pwell和Ppluswell区,得到的沟槽两侧分别是Pwell和Ppluswell,沟槽底部一侧保留部分Ppluswell的区域;基于侧壁保护层,对沟槽底部的Ppluswell进行加浓注入,得到浓掺杂且较深的PBottomPlus;沟槽底部保留的Ppluswell与PBottomPlus具有良好电气连接,保证了相邻的PBottomPlus区域可以接地,夹断Pwell和PlusWell间的强电场,保护拐角处的栅氧。

基本信息
专利标题 :
一种底部保护接地沟槽型碳化硅MOSFET及其制备方法
专利标题(英):
暂无
公开(公告)号 :
CN114496784A
申请号 :
CN202210401048.8
公开(公告)日 :
2022-05-13
申请日 :
2022-04-18
授权号 :
暂无
授权日 :
暂无
发明人 :
张益鸣
申请人 :
深圳芯能半导体技术有限公司
申请人地址 :
广东省深圳市龙岗区宝龙街道宝龙社区宝荷大道76号智慧家园二期2B1301
代理机构 :
深圳卓启知识产权代理有限公司
代理人 :
刘新子
优先权 :
CN202210401048.8
主分类号 :
H01L21/329
IPC分类号 :
H01L21/329  H01L29/872  
IPC结构图谱
H
H部——电学
H01
基本电气元件
H01L
半导体器件;其他类目中不包括的电固体器件
H01L21/00
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21/02
半导体器件或其部件的制造或处理
H01L21/04
至少具有一个跃变势垒或表面势垒的器件,例如PN结、耗尽层、载体集结层
H01L21/18
器件有由周期表Ⅳ族元素或含有/不含有杂质的AⅢBⅤ族化合物构成的半导体,如掺杂材料
H01L21/328
制造双极型器件,例如二极管、晶体管、晶闸管的台阶式工艺
H01L21/329
包括1个或两个电极的器件,例如二极管
法律状态
2022-05-31 :
实质审查的生效
IPC(主分类) : H01L 21/329
申请日 : 20220418
2022-05-13 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332