模块化堆栈式半导体封装方法
实质审查的生效
摘要

本发明提出一种模块化堆栈式半导体封装方法,其包含:提供一载板及多个相同芯片模块,于该载板上的多个元件区内分别形成一重布线层;将该些芯片模块堆栈在该载板的各元件区的重布线层上,并彼此电连接;于该载板上的该些重布线层上形成一封胶层,以包覆该些芯片模块;移除该载板,使各该重布线层的一表面外露,并于外露表面形成多个锡球;再沿着相邻的元件区边界切割该封胶层,以形成多个模块化堆栈式半导体元件;由于该些芯片模块均相同并且预设制成,于堆栈该些芯片模块时不因对位误差而造成芯片模块内裸晶彼此的电连接瑕疵。

基本信息
专利标题 :
模块化堆栈式半导体封装方法
专利标题(英):
暂无
公开(公告)号 :
CN114496810A
申请号 :
CN202011442512.5
公开(公告)日 :
2022-05-13
申请日 :
2020-12-08
授权号 :
暂无
授权日 :
暂无
发明人 :
陈艺心沈光仁周佳仁
申请人 :
力成科技股份有限公司
申请人地址 :
中国台湾新竹县
代理机构 :
北京律诚同业知识产权代理有限公司
代理人 :
张燕华
优先权 :
CN202011442512.5
主分类号 :
H01L21/50
IPC分类号 :
H01L21/50  H01L21/56  H01L21/78  H01L21/60  
IPC结构图谱
H
H部——电学
H01
基本电气元件
H01L
半导体器件;其他类目中不包括的电固体器件
H01L21/00
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21/02
半导体器件或其部件的制造或处理
H01L21/04
至少具有一个跃变势垒或表面势垒的器件,例如PN结、耗尽层、载体集结层
H01L21/50
应用H01L21/06至H01L21/326中的任一小组都不包含的方法或设备组装半导体器件的
法律状态
2022-05-31 :
实质审查的生效
IPC(主分类) : H01L 21/50
申请日 : 20201208
2022-05-13 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载
  • 联系电话
    电话:023-6033-8768
    QQ:1493236332
  • 联系 Q Q
    电话:023-6033-8768
    QQ:1493236332
  • 关注微信
    电话:023-6033-8768
    QQ:1493236332
  • 收藏
    电话:023-6033-8768
    QQ:1493236332