形成半导体结构的方法
公开
摘要
一种形成半导体结构的方法包括可形成第一晶片与第二晶片的结合总成,第一晶片包括第一半导体衬底,第二晶片包括第二半导体衬底。可将第二半导体衬底薄化到第一厚度且可在结合总成的外围处形成晶片间壕沟沟槽。可在晶片间壕沟沟槽中以及在第二半导体衬底的后侧表面之上形成保护性材料层。可移除第二半导体衬底的位于晶片间壕沟沟槽外的外围部分,并且保护性材料层的圆柱形部分在侧向上环绕结合总成的其余部分。在保护性材料层的圆柱形部分保护结合总成的其余部分的同时,可通过执行至少一个薄化工艺将第二半导体衬底薄化到第二厚度。
基本信息
专利标题 :
形成半导体结构的方法
专利标题(英):
暂无
公开(公告)号 :
CN114628257A
申请号 :
CN202110418756.8
公开(公告)日 :
2022-06-14
申请日 :
2021-04-19
授权号 :
暂无
授权日 :
暂无
发明人 :
吴国铭李名哲萧豪毅周正贤陈升照蔡正原
申请人 :
台湾积体电路制造股份有限公司
申请人地址 :
中国台湾新竹科学工业园区新竹市力行六路八号
代理机构 :
南京正联知识产权代理有限公司
代理人 :
顾伯兴
优先权 :
CN202110418756.8
主分类号 :
H01L21/50
IPC分类号 :
H01L21/50
IPC结构图谱
H
H部——电学
H01
基本电气元件
H01L
半导体器件;其他类目中不包括的电固体器件
H01L21/00
专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21/02
半导体器件或其部件的制造或处理
H01L21/04
至少具有一个跃变势垒或表面势垒的器件,例如PN结、耗尽层、载体集结层
H01L21/50
应用H01L21/06至H01L21/326中的任一小组都不包含的方法或设备组装半导体器件的
法律状态
2022-06-14 :
公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
文件下载
暂无PDF文件可下载